AMD Spartan Ultrascale+ FPGA开始大规模生产和运输
日期:2025-06-20 13:24 浏览:

本文引用:AMD宣布,优化Spartan™Ultrascale+™成本系列中的第一批设备是大规模生产。可以订购三个较小的设备,即SU10P,IS25P和SU35P,可以使用AMD Design Kit Lived™2025.1支持大众生产设备。该新产品专为需要高I/O高消耗和高级安全功能的成本敏感的Edge应用程序而设计,AMD成本投资组合中的新产品提供了现代的连接性,并在Quanto之后进行了加密。三种较低密度设备的首次质量生产是小型FPGA解决方案成熟到中段和低市场市场的关键里程碑。 AMD Spartan Ultrascale+系列产品为寻求紧凑型FPGA的快速市场发射工程师提供了坚实的基础。需要逻辑编程,高I/O,一流的安全性和可靠性。您还需要一单击和快速p提供时间收敛的工具尿素能力。最重要的是您需要一条低风险的市场路线。 Spartan Ultrascale+ FPGA由Enterprise1行业的领导者构建,并使用Ultrascale+ Propeds Propeds测试技术满足了这些需求。对于Spartan Ultrascale+ FPGA,AMD始于经过验证的Ultrascale+ FPGA体系结构,该体系结构可在性能和低能消耗以及较长的产品生命周期中保持良好的平衡。从连通性的角度来看,斯巴达尔Ultrascale+ FPGA将高密度输入/输出(HDIO)与丰富的3.3V I/O支持以及新的High -Sppeed XP5IO结合在一起,与AMD成本优化的先前FPGA一代相比,提供E/或更高的逻辑关系。此外,Amdvivado Design Suite承认了160多个FPGA AMD和Adaptive SoC,使设计人员可以在所有项目中迅速汇聚和重复使用设计。您也可以这样做。在某些应用程序中,用户可以实现单个单击的时间融合,这使他们能够快速y完整的设计迭代。对于需要更高性能的人工视力,工业和医疗应用的应用,Spartan Ultra Scale + FPGA提供了更高的速率评级。 Spartan Ultrascale+ FPGA为基于该行业的经验而敏感的应用程序的新功能为AMD优化产品组合带来了一些新的进步。 ,提供第一层安全性。这不仅允许对设备进行安全配置,还可以允许用户访问专用密码资源,包括兰多姆数字的真实生成器(TRNG),物理排除功能(PUFS),安全且更多的哈希。 ●集成的内存控制器LPDDR4X/5在32位界面中最多可容纳4266 MB/s,可节省高达15 klc,使设计人员可以移动到较小的设备并进一步降低功率和成本。 ●新的XP5IO类别允许差分低电压信号传导(LVD),最高1.8 GB/s,3.2GB/S MIPI D-PR和其他高速差分接口。 ●接纳符合标准的IP,终点和PCIE®GGEN4ROOT应用程序。 ●新的XP5IO类别允许差分低电压信号传导(LVD),最高1.8 GB/s,3.2GB/S MIPI D-PR和其他高速差分接口。 ●接纳符合标准的IP,终点和PCIE®GGEN4根应用。接收8个WIRE SPI接口,并允许更快的配置和数据传输速度与其他AMD成本优化设备一样,来自内存的Fexternal Lash,AMD Live Design Design Suite的免费标准版本还包括对Spartan Ultrascale+ FPGA的支持,从模拟到验证单个工具的所有内容。脚注:1。收入数据,OMID